电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 扫码下载手机洽洽

    随时找料

    即刻洽谈

    点击下载PC版
  • 华强电子网公众号

    电子元器件

    采购信息平台

  • 华强电子网移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

SCHURTER新推出IP 67和IP 69K级防水推/拉电器耦合器

来源:电子之家 作者:华仔 浏览:176

标签:

摘要: SCHURTER 推出由型号4761电器输入插座和型号4762可接线式电源插头组成的新型防水 IEC 连接器。凭借 IP 67或 IP 69K 的高防护等级,无论是否与外壳连接,这款电器耦合器都非常适于为恶劣环境下如工业、船舶、实验室使用的电器或任何类型的户外电器提供电源。

SCHURTER 推出由型号4761电器输入插座和型号4762可接线式电源插头组成的新型防水 IEC 连接器。凭借 IP 67或 IP 69K 的高防护等级,无论是否与外壳连接,这款电器耦合器都非常适于为恶劣环境下如工业、船舶、实验室使用的电器或任何类型的户外电器提供电源。

本推/拉锁闭装置不仅提供了强大、可靠的连接,同时确保了电缆线过度应力的情况下使其脱离连接。本拉拔装置的蓝色图形和颜色指示拉拔方向。固定连接后可听到清晰的锁扣声响。这种连接类型与国际标准 IEC 和 UL/CSA 60320 的规定相似,但其独特之处在于连接点采用了特殊设计,因此该插头无法与传统电源线插头互换。因此最大应用功率、IP 防护和电缆保持力均可得到保证。连接器可短暂浸没水中并可使用高压热水清洁器清洁。两个元件都非常易于关闭。

4761 插座配备焊接端子或快速连接端子,插头配有在可重新接线式接头设计中很常见的常规螺栓型端子,因此导线装配时无需特殊工具。本款电器耦合器共有黑、白两色。为简化订购流程和客户物流,双组件、电器输入插座和电源插头可整套定购。插座和插头也可做为单独盘点的独立部件销售。这两种插接部件均可配备防护罩,在插电状态下可提供IP 67级防水保护,未插电状态下可提供 IP 69K 级防水保护。这些防护罩还可保护零件避免沾染可能会弄脏接触点的污染物。

防水电器耦合器套装已获得 VDE 和 UL/CSA 认证。符合 IEC、UL/CSA 标准,额定电流为10A @ 250 VAC,最高工作温度为+120摄氏度。插座的快速连接端子尺寸有 4.8 x 0.8 mm、6.3 x 0.8 mm 或采用焊接端子。电源插头电线为6.0 - 10.0 mm,符合 IEC 标准,最大线径为1.0 mm 2 ,亦符合 UL/CSA 标准,线径为14AWG (2.08 mm 2 )。

由于许多设备电源标准均来源于这些零部件标准,这些符合 IEC/UL 60320 规定的认证连接器产品可简化设备制造商取得电器认证的过程。

技术数据:

标准:IEC 60320-1,UL 60320-1,CSA C22.2 No 60320-1
   

认证:ENEC,UL/CSA
   

额定电流:IEC 10 A / 250 VAC, 50Hz
   

额定电流:UL/CSA 15 A / 250 VAC,60 Hz
   

最高工作温度:+120摄氏度
   

插头线径:0.75 - 1.0 mm2,18 AWG - 14 AWG (0.82 - 2.08 mm2)
   

IP防护等级:IP 67 和 IP 69K

东芝公司通过开发“时域神经网络1”(TDNN)继续履行其关于促进物联网和大数据分析的承诺,TDNN采用了超低功耗神经形态半导体电路以执行深度学习处理。不同于传统的数字处理器,TDNN包含有大量的采用了东芝原创模拟技术的微小处理单元。在11月8日于日本举行的A-SSCC 2016(2016年亚洲固态电路会议)会议上对TDNN作了报告,A-SSCC是由IEEE主办的半导体电路技术国际会议。

深度学习需要大量的计算,特别是在高性能处理器上执行计算,需要消耗大量的电能。但是若要让传感器和智能手机等IoT边缘设备实现深度学习功能,这就需要使用既能执行大量所需操作而又只消耗超低电能的高效节能型IC。

对于冯·诺伊曼式2计算机结构,在从片上或片外存储器装置移动数据到处理单元时将消耗大量电能。减少数据移动的最有效方式是具备大量的处理单元,每个处理单元只专注于处理其附近的一个数据。这些数据点在输入信号(例如:一只猫的图像)转换成输出信号(例如:作为猫的形象的识别)的过程中会给定一个权重。数据点与期望的输出越接近,给定的权重越大。该权重提供了一个自动引导深度学习过程的参数。

大脑具有类似的结构,其中神经元之间的耦合强度(权重数据)被构建于突触(处理单元)中。在这种情况下,突触即是神经元之间的连接,且每个连接具有不同的强度。该强度(权重)决定了通过连接的信号。突触以这种方式执行了一种处理操作。这种结构可以称为完全空间铺展架构,它非常具有吸引力,但也有一个明显的缺点:将其复制到一个芯片上时需要大量的算术运算电路,这将使得电路变得太过庞大。

东芝的TDNN从2013年开始开发,采用了时域模拟和数字混合信号处理(TDAMS3)技术,它可实现处理单元的小型化。在TDAMS中,使用数字信号通过逻辑门的延迟时间作为模拟信号,可有效地执行如加法这样的等算术运算。利用这一技术,深度学习的处理单元可仅由三个逻辑门和一个具有完全空间铺展架构的1位存储器组成。东芝已制造了采用SRAM(静态随机存取存储器)单元作为存储器的概念验证型芯片,并已展示了对于手写数字的识别功能。每次操作的能耗为20.6fJ4,这仅相当于之前一场顶级会议5中所报道能耗的1/6。

东芝计划开发TDNN作为电阻式随机存取存储器(ReRAM)以进一步提高能量和面积效率。其目标是应用于边缘设备并实现高性能深度学习技术的IC。

1.   TDNN:使用时域模拟和数字混合信号处理技术的神经网络。

2.   冯·诺伊曼式:标准的、使用最广泛的计算机结构。该结构将数据从存储设备加载到处理单元进行处理。

3.   TDAMS:一项模拟信号处理技术,即使用数字信号通过逻辑门的延迟时间作为模拟信号。 由东芝开发。
     (参考:https://www。toshiba。co。jp/about/press/2013_02/pr2101.htm)

4.   20.6fJ:相当于1秒内执行48.6万亿次的操作,功耗为1W。

5.   ISSCC 2016(国际固态电路会议2016)页号24.2

型号 厂商 价格
EPCOS 爱普科斯 /
STM32F103RCT6 ST ¥461.23
STM32F103C8T6 ST ¥84
STM32F103VET6 ST ¥426.57
STM32F103RET6 ST ¥780.82
STM8S003F3P6 ST ¥10.62
STM32F103VCT6 ST ¥275.84
STM32F103CBT6 ST ¥130.66
STM32F030C8T6 ST ¥18.11
N76E003AT20 NUVOTON ¥9.67