电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 华强电子网APP

    随时找料

    即刻洽谈

    点击下载PC版
  • 华强电子网公众号

    电子元器件

    采购信息平台

  • 华强电子网移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

DS-SS接收机全数字AGC的FPGA实现

来源:华强电子网 作者:华仔 浏览:402

标签:

摘要: 摘要:论述了某航天器DS-SS接收机外部AGC的设计原理和具体实现,重点讨论了如何根据射频前端的输出设计全数字AGC以扩展接收机的动态范围,并给出了基于FPGA的外部AGC电路算法。计算机仿真和硬件实现表明该数字AGC设计满足DS-SS接收机系统的工作要求。放大器。避免上述情况,本文提出了通过增加一个数控衰减器和外部AGC系统来保证整个接收系统具有100dB的动态范围,并给出基于FPGA的电路实

摘要:论述了某航天器DS-SS接收机外部AGC的设计原理和具体实现,重点讨论了如何根据射频前端的输出设计全数字AGC以扩展接收机的动态范围,并给出了基于FPGA的外部AGC电路算法。计算机仿真和硬件实现表明该数字AGC设计满足DS-SS接收机系统的工作要求。

放大器。避免上述情况,本文提出了通过增加一个数控衰减器和外部AGC系统来保证整个接收系统具有100dB的动态范围,并给出基于FPGA的电路实现算法。

M/A-COM公司的AT90-0106。

1 外部AGC原理和设计

滤波器、放大器1和下变频器处理后,载波频率变为1575.42MHz,再经过数控衰减器和放大器2进入射频前端。在射频前端,NJ1004芯片内部对输入信号经过下边频、滤波、放大和AD采样后,输出SGN和MAG两路中频数字信号,AD采样位数为2bit,采样率为16.368MHz,中频信号频率为4.092MHz。射频前端NJ1004内部含有一个AGC系统,其动态范围为60dB。输入信号在射频前端的动态范围内变化时,SGN输出信号的占空比恒定为50%,MAG输出信号的占空比恒定为33.3%。


考虑到数字化的优越性和系统的稳定要求,采用全数字AGC方案并使用FPGA实现外部AGC模块。由于MAG输出信号的占空比反映了输入信号的幅度大小,因此外部AGC控制模块采用MAG作为输入信号,检测当前输入信号幅度的变化。外部AGC控制模块输出为要衰减的dB值,用来调整数控衰减器的衰减量。

计数器、低通滤波器、积分器和衰减量dB转换表等几部分构成,实现框图如图2所示。


设射频前端AGC正常工作时的中断频输出连续信号幅度为A0,则MAG输出信号门限为:


2 仿真试验和结果

Gold码,码率为1.023MHz,码周期为1ms。依据输入信号形式和外部AGC的结构,利用微型计算机进行仿真,下面给出部分仿真结果。

零八我的爱

型号 厂商 价格
EPCOS 爱普科斯 /
STM32F103RCT6 ST ¥461.23
STM32F103C8T6 ST ¥84
STM32F103VET6 ST ¥426.57
STM32F103RET6 ST ¥780.82
STM8S003F3P6 ST ¥10.62
STM32F103VCT6 ST ¥275.84
STM32F103CBT6 ST ¥130.66
STM32F030C8T6 ST ¥18.11
N76E003AT20 NUVOTON ¥9.67