电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 扫码下载手机洽洽

    随时找料

    即刻洽谈

    点击下载PC版
  • 华强电子网公众号

    电子元器件

    采购信息平台

  • 华强电子网移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

AD9884AKS-140

来源:-- 作者:-- 浏览:684

标签:

摘要: 【用 途】 视频信号接受处理与转换电路 【性能 参数】 采用128脚封装,内含三路140MHz 1O位高性能ADC,其内部基准电压为+1.25V;一个锁相环PLL,三个可调增益极大器,还有编置和钳位控制,应用时用户只需提供+3.3.V 电源,模拟输入信号及HSYNC和COAST信号。三态CMOS输出端所设置供

【用 途】     视频信号接受处理与转换电路 【性能 参数】

    采用128脚封装,内含三路140MHz 1O位高性能ADC,其内部基准电压为+1.25V;一个锁相环PLL,三个可调增益极大器,还有编置和钳位控制,应用时用户只需提供+3.3.V 电源,模拟输入信号及HSYNC和COAST信号。三态CMOS输出端所设置供电为 2.5V~3.3V。频率范围可到12MHz~14OMHz,同时还能提供全步处理,以适应复合同步和环保同步(Sync-on-green)。

      电路特点为:

  ①模拟带宽300MHz。
  
  ②模拟电压输入范围0.5~1.0V。
  
  ③电源3.3V。
  
  ④实时同步处理。
  
  ⑤热插拔同步检测。
  
  ⑥中级嵌入。
  
  ⑦节能模式。
  
  ⑧低耗能:典型值为500mW。
  
  ⑨4:2:2输出格式。

    引脚排列图:


  


【互换 兼容】

 /><BR>
<div style=



脚位 符号 引脚功能 工作电压{V) 备注
1~3 NC 通常接空脚处理 / 不用
4、8、10、11、16、18、19、23、25、124、128 VD1-VDl1 AVDD供电端 3.3  
54、64、74、84、94、104、114、120 VDD1~VDD8 V3.3V供电端 3.3  
33、34、43、48、50 PVDD PVDD锬相环电路供电 3.3  
7 R-IN PC机的R模拟信号输入 0.1~1.0 来自JA9(1)脚
14 SOGIN 绿色G同步信号输入 0.1~1.0 来自JA9(2)脚
15 C-IN PC机的G模拟信号输入 0.1~1.0 来自JA9(2)脚
22 B-IN PC机的B模拟信号输入 0.1~1.0 来自JA9(3)脚
28 LCAMP 钳位信号输入(内部钳位) 0 本机按接地处理
27 CLKINV 行锁相PLL时钟信号输入 0 本机按接地处理
40 HSYNC VGA的行同步信号输入 3.3  
41 COAST PLL锁相环控制信号输入 3.3  
44 CLKEXT 压控振荡时钟控制信号输入 3.3 本机经R20(1OkΩ)接地
45 FILT 锁相环PLL滤波 3.3 外接阻容滤波器
127 REF-IN 基准电压输入 2.5 经电容C147接地
126 REF-OUT 基准电压输出 2.5 经电容C54接地
125 PWRDN LVDS控制信号输入 3.3  
29 SDA I℃总线控制数据入/出 3.3  
30 SCL I℃总线控制时钟入 3.3  
31 A0 串行端地址输入0 0 本机接地
32 A1 串行端地址输入1 0 本机接地
115 DATACK 数字时钟信号输出 3.3  
1l6 DATACK 数字时钟信号输出 / 本机空(未用)
117 HSOUT VCA行同步信号输出 3.3  
118 SOGOUT 绿色同步信号G输出 3.3  
55~62 DbBO~DbB7 8bitB基色数字信号输出(8位) / 本机空末用(空脚)
65~72 DBA7-DBA0 8bitB基色数字流信号出(8位) 3.3 至PW112(MCU+信号处理)的(90)~(97)脚
75~82 DGB7-DGB0 8bitG基色数字信号出(8位) / 本机未用(空脚)
85~兜 DGA7-DGAO 8bitG基色数据信号出(8位) 3.3 至PW112(MCU+信号处理)的(98)~(107)脚
95~102 DRB7-DRB0 8bitR基色数据信号出(8位) / 本机未用(空脚]
105~112 DRA7-DRAO 8bitR基色数据信号出(8位) 3.3 至PW112(MCU+信号处理)的(108)~(115)脚
5、6、9、12、13、17、20、21、24、26、35、39、42、47、49、51、52、53、63、73、83、93、103、113、119、121、122、123 GND1GND28 模拟电路、数字电路及锁相环电路地(28位) 0  


  HSOUT:行同步输出。行同步信号(Hsync)的极性和幅度可通过串行总线控制。行同步取决于串行数据的不断调整。
  
  VSOUT:场同步输出。视频场同步信号(Vsync)其输出极性由串行总线控制。它在所有模式图像传输的过程中有效。
  
  SOGOUT:绿基色幅度限制输出。该脚从绿基色幅度限制比较器输出。
  
  SDA:串行数据I/O。
  
  SCL:串行时钟。
  
  AO:串行地址输入为1。
  
  R:数据输出,红通道。
  
  G:数据输出,绿通道。
  
  B:数据输出,蓝通道。
  
  主要的R、G、B数据输出,最高位为MSB。从像素采样到输出的延时是固定的。当采样时间随相位调整器改变时输出时序切换,时钟、数据和行同步信号输出也改变。所以,时序关系着信号的稳定。
  
  数据时钟输出包括以下内容。
  
  DATACK:数据输出时钟。该脚通常为输出数据和HSOUT的外部逻辑电路提供主时钟输出信号,由内部时钟电路产生,并与内部取样时钟同步。当取样时间随PHASE调整器改变时,输出时序也切换,DATACK和HSOUT输出改变。所以时序关系着信号的稳定。
  
  HSYNC:行同步输入。该脚接收一个逻辑信号,用于产生行时序信号,并为图像时钟产生器提供基准频率。其逻辑属性由串行寄存器OEH的第6位控制(同步极性标志位)。
  
  VSYNC:场同步信号输入。该脚为场同步信号输入脚,连到一个带有内部阈值的高速比较器,阈值可以用程序控制,以10mV为步长,从输入信号波谷上方10~300mV,默认阈值为150mV。当连接到图像信号时,在SOGOUT脚产生一个放大的数字输出。这是一个包含行场同步信息的复合同步信号,它必须在通过行同步信号之前分离。该脚在不用时作悬空处理。
  
  CLAMP:外部钳位输入。这个逻辑输入用于确定输入信号钳位到地的时间。
  
  COAST:时钟发生器边沿输入。该引脚用于在停止行同步输入时继续产生一个和当前频率相位一致的图像时钟信号。
  
  REFBYPASS:内部基准分压电路。内部1.25V电压基准分压电路,必须通过0.1F的电容连到地,精确度为4%,温度系数为5×10(的-5次方),能够满足AD9884AKS-140芯片的大部分应用,如果需要更高的精确度,可以提供一个外部基准旁路。
  
  MIDSCV:中级电压基准旁路。内部中级电压基准旁路必须通过0.1F的电容连到地。
  
  VD:主电源。这些脚为电路的主要部分提供电源,电压必须稳定,最好经过滤波处理。
  
  VDD:数字信号输出供给电源。该电路有25个高速脉冲信号输出引脚。频率最高可达110MHz,为防止电源产生干扰,-这些引脚的电源和VD分离可以将敏感的模拟电路干扰降到最小。如果AD9884AKS-140芯片使用较低的逻辑电平,VDD可以连接到2.5V的兼容电源上。
  
  PVD:时钟发生器的供给电源。AD9884AKS-140芯片最敏感的部分是时钟发生器,这些引脚为时钟PLL电路供电。
  
  GND:芯片内所有电路的接地点,AD9884AKS-140芯片的外部安装也应设置良好的屏蔽措施。

  图像数字化电路的主要任务是将输入的图像经过A/D转换器的数字化采样,形成后级图像处理芯片能够处理的数字图像信号。
  
  经过前级通道切换选择电路的切换,输入的图像信号经过外接的电阻器、电容器的耦合后,输入到A/D转换器的第(54)脚(RAin)、第(48)脚(GAin)、第(43)脚(BAin)。
  
  切换选择后的行同步(HSYNC)信号、场同步(VSYNC)信号通过防抖动电路(HSYNC通道由电阻、电容组成,VSYNC通道由电阻、电容组成)后,输入到A/D转换器的第(30)脚(HSYNC)和第(31)脚(VSYNC)。
  
  从CPU的第⑧脚(CLK脚)、第⑨脚(DATA脚)输出的I2C控制信号,被外接的三极管构成的电平转换电路进行电平转换后,通过电阻器、电容器连接到A/D转换器的第(56)(SCL)、(57)(SDA脚),对A/D转换器进行控制设定。
  
  A/D转换器在I2C控制信号的控制下,同时根据输入的行/场同步信号的频率和极性,以及第⑨脚输入的信号值,将输入的行频信号分频成与输入图像变化频率相适应的采样时钟。
  
  另一方面,A/D转换器根据I2C控制信号设定的相位,钳位电平及增益等,按照新分频得到采样时钟频率对输入的模拟图像信号进行数字化采样,使输入的模拟图像信号变成数字图像信号。
  
  数字化后的R、G、B图像信号分别从A/D转换器中各自的通道中输出(第(70)~(77)脚;第②~⑨脚;第(12)~(19)脚),分别经输出电阻的缓冲后,输出给后级的图像处理芯片。
  
  在A/D转换器内形成的时钟信号从A/D转换器的第(67)脚输出,经过滤波电路滤波后输出到后级的图像处理芯片的时钟输入端。

  AD9884AKS-140芯片是视频R、G、B信号的A/D变换电路,如果计算机显卡的图像信号显示不良,应检查这个电路是否良好。
  
  先检查计算机显卡送来的R、G、B信号是否送入AD9884AKS-140芯片,然后再检查A/D变换器输出的并行数据信号,它有48路数据信号输出,同时还有同步和时钟信号的处理。如果无输出,再检查电源供电3.3V。注意,电源供电引脚有多个,要分别检查。
型号 厂商 价格
EPCOS 爱普科斯 /
STM32F103RCT6 ST ¥461.23
STM32F103C8T6 ST ¥84
STM32F103VET6 ST ¥426.57
STM32F103RET6 ST ¥780.82
STM8S003F3P6 ST ¥10.62
STM32F103VCT6 ST ¥275.84
STM32F103CBT6 ST ¥130.66
STM32F030C8T6 ST ¥18.11
N76E003AT20 NUVOTON ¥9.67